SN7450Jの動作を見よう
予告どおりSN7450Jの動きを見ていくことにします。
以前74シリーズの変り種(その1)に載せた回路図(データシートより)を再掲しておきます。赤字は説明のために追記したリファレンスです。
まずはORの部分を見てみました。
X, Xの無い2側の入力はすべてGNDに接続して未使用としています。
予告どおりSN7450Jの動きを見ていくことにします。
以前74シリーズの変り種(その1)に載せた回路図(データシートより)を再掲しておきます。赤字は説明のために追記したリファレンスです。
まずはORの部分を見てみました。
X, Xの無い2側の入力はすべてGNDに接続して未使用としています。
74シリーズの変り種(その1)で紹介した中の7450を入手できました。
Texas InstrumentsのSN7450J、74シリーズには珍しいセラミックのCERDIPになっています。製造年は1976年ですから40年以上前のシロモノです。
以前書いたように Dual 2-Wide 2-Input AND-OR-Invert Gates (One Gate Expandable) というものです。AND-OR回路はPALやGALなどの基本回路で、ANDへの入力数とANDの数(ORへの入力数)が十分多ければどんな組み合わせ回路でも実現できます。
昔パーツケースごと人にもらった中にこんなのを見つけました。
IntelのN82077SL、68ピンのPLCCパッケージです。
レーザマーキングが読みにくいので別な角度の写真も載せておきましょう。
だいぶ読みやすくなりました。
「NEC」の著作権表示があるのが気になりますね。
データシートによるとPC用のFDCです。コアはNECのμPD765、だから「©NEC1979」表示があるんですね。
昨日のGA-G31M-ES2Lに載っていて外したものたちです。
まずはご本尊のCPUから。
CPUはIntelのCeleron E3300でした。これ当時のサブマシン(メインは今もこのサイトを稼動させています)だったので、性能は追わずに一通り動作すればよいという選択だったはずです。クロック2.5GHzでL2キャッシュが1MBです。マレーシア製ですね。
パッケージはLGA(Land Grid Array)、これは775ピンなのでLGA775と呼ばれました。まぁ775ピンといっても多くは電源関係のピンですけどね。周囲の一段低くなっている部分をソケットの枠で押さえる形になります。
下の基板のように見える部分はインターポーザーとも呼ばれます。構造としてはビルドアップ基板そのものです。
TMS9900を持っているし安かったので74シリーズの変り種(その4)で取り上げた74LS362を入手してみました。
Texas InstrumentsのSN74LS362N、この74シリーズの型番の他にTMS9900ファミリとしての型番TIM9904も表記されています。1981年のマレーシア製です。
TMS9900は12V振幅の4相クロックという面倒なクロックを要求します。それを一手に引き受けるのがこの74LS362です。
GALはGALとCPLDのGAL16V8BやGAL22V10Bを取り上げてきているのでこれはパスしようかとも思ったのですが...
LatticeのGAL20V8-25LP、A,B,C,Dの付かない初期タイプです。今回取り上げた理由も旧ロゴだったから、これほとんど見ないのだけど切り替わったのはいつ頃なのでしょう?
そこで過去のGALデータブックをあたると、1991年版では本デバイスと同じ旧ロゴが、1992年版では見慣れた新ロゴが使われています。GALの登場は1980年代後半だったはずなので旧ロゴの時代はあまり長くなかったようです。
A,B,C,Dが付いても基本機能に大きな違いはありませんが、無印はピンにプルアップが付いていなかったり使い方には注意が必要です。
MB8861とMB8870を手に入れたのですが判定ルーチンと一緒に書こうと思いまして、今回は珍しい74シリーズを取り上げます。
一つ目はTIのSN74L42N、BCD to 10のデコーダです。型番表示が右によっているのは古いTI製にはよくありました。1976年製。
何が珍しいかというと「74L」というところ、以前取り上げた74Hとともに滅多に見かけないシロモノです。すぐに74S, 74LSの時代になったのであまり普及しなかったようです。
最初の74は種類が豊富だった(SやLSが作られなかった品種も多い)ためか生き残ったのですが、74L,74Hにはそういうアドバンテージも無さそうです。
74シリーズの変り種も今回で4回目、これでいったん終了とします。
いつものように初回の注意事項を繰り返しておきます。
最終回となる今回は「汎用とは呼べないモノたち」です。
データシートは未発見ですが、TMS9916 Bubble Memory Controllerのマニュアルの中にSN74LS361 Function Timing Generatorとして登場します。
前にTMS9900を取り上げましたが、これはそれ用のクロックジェネレータです。
74シリーズの変り種の3回目になります。
例によって初回の注意事項を繰り返しておきます。
これらはMemory Refresh Controller、DRAMのリフレッシュを行うためのカウンタやタイミング回路をまとめたものです。
3種類あるのは対応するDRAMの容量とリフレッシュのモードが異なるため。
タイミングはR,Cを外付けします。
これはMemory Mapperといって4ビットのアドレスを12ビットに拡張します。簡易MMUみたいなものです。
昨日に引き続き74シリーズの変り種をお送りします。
念のため初回の注意事項を繰り返しておきます。
これはVCO(Voltage Controlled Oscillator)という入力電圧で周波数を制御する発振器、純粋なロジック回路ではありません。改良版に74LS324~74LS327, 74LS624~74LS629などがあります。
他にアナログ要素を含むものには74121~74123, 74LS422~74LS423の単安定マルチバイブレータなどがあります。
16×5bitのFIFO(First-In First-Out)メモリです。
幅5ビットというのがいかにも半端ですね。幅方向は必要なだけ並べて拡張が可能ですが、深さ方向は拡張不能です。